新闻中心
灿芯资讯
灿芯半导体运用Cadence®数字设计实现和Signoff工具,提升了4个SoC设计项目的质量并缩短了上市时间
发布日期: 2015-03-02 访问量:130

201532日,中国上海及美国加州圣何塞 – CadenceNASDAQ: CDNS)今天宣布灿芯半导体(Brite Semiconductor Corporation)运用Cadence® 数字设计实现和signoff工具,完成了428nm系统级芯片(SoC)的设计,相比于先前的设计工具,使其产品上市时间缩短了3周。通过使用Cadence设计工具,灿芯半导体的设计项目实现了提升20%的性能和节省10%的功耗。

灿芯半导体使用Cadence Encounter® 数字设计实现系统用于物理实现、Cadence Voltus IC电源完整性解决方案用于电源signoff和设计收敛。Encounter数字设计实现系统结合GigaOpt路径驱动优化和CCOpt并发时钟数据路径优化的方案,使灿芯半导体能同时实现提高性能和降低功耗。此外,Voltus IC电源完整性解决方案使灿芯半导体能在设计早期就可以验证设计功能是否符合预期,从而大大降低在设计后期遭遇失败的风险、最终缩短整个开发时间。有关Encounter数字实现系统详细信息请查询Cadence网站:http://www.cadence.com/products/di/edi_system/pages/default.aspx;有关Voltus IC电源完整性解决方案的详细信息请查询:http://www.cadence.com/products/mfg/voltus/Pages/default.aspx

 “在竞争白热化的移动设备市场中,用对工具很重要,使用正确的数字设计实现和signoff工具能让我们在竞争中保持领先。灿芯半导体(Brite Semiconductor)首席营运官徐滔先生表示:“Cadence Encounter数字设计实现系统和Voltus IC电源完整性解决方案的出色效率能帮助我们达成目标,不仅使性能和功耗实现最优化,同时缩短10%的产品上市时间并强化了我们设计的可靠性。

“Cadence的工具帮助灿芯半导体提升了他们的设计品质和工程效率,令他們按时完成了28nm SoC的设计。” Cadence设计与Signoff事业部资深副总裁Anirudh Devgan博士表示:节省3周的设计时间代表灿芯半导体能够执行更多更创新设计项目,他们有能力让更多的设计项目更快上市。

 关于Cadence 
Cadence
公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、IP、设计服务,设计和验证用于消费电子、网络和通讯设备以及计算机系统中的尖端半导体器件。公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究机构,以服务于全球电子产业。关于公司、产品及服务的更多信息,敬请点击here

关于灿芯半导体

灿芯半导体(上海)有限公司是一家国际领先的ASIC设计服务公司,为客户提供超大规模ASIC/SoC芯片设计及制造服务。灿芯半导体由中芯国际集成电路制造有限公司和来自海外与国内的风险投资公司共同创建。中芯国际作为灿芯半导体的战略合作伙伴,为灿芯半导体提供了强有力的技术支持和流片保证。定位于90nm/65nm/40nm/28nm 及更高端的SoC设计服务,灿芯半导体为客户提供从源代码或网表到芯片成品的一站式服务,并致力于为客户复杂的ASIC设计提供一个低成本、低风险的完整的芯片整体解决方案。详细信息请参考灿芯半导体网站www.britesemi.com