|
代码净化/代码覆盖
DFT/综合/低功耗分析
约束和 CDC 检测
用于 HPC 的 DCT-SPG/RCP 物理合成
UPF/CPF 低功耗设计
用于低功耗优化的多位寄存器
MBIST 设计(共享总线模型)用于高速 CPU 内核(A7/A15 等)
具有高覆盖率的低/全速 DFT 设计
DFT 逻辑/物理感知诊断流程
布图/电源计划和 ESD/闩锁检查方面的专家
高效的时序预算设计流程
凹凸分配和 RDL 路由
Cadence CCOpt CTS 用于高性能设计和功耗优化
MCMM 时序/功耗优化
低功耗设计实现
启用 DFM 实施和自动修复
MCMM STA/SI 时序签收
静态/动态 IRDrop 电源签收
EM 签收(电源/信号)和 DFM 签收
DRC/LVS/ERC 签收
用于 ESD 检查的 PERC 签核
函数模式生成和验证
DC/AC ATPG 正常和诊断模式生成和验证
|